fti

RENCANA PEMBELAJARAN SEMESTER

PROGRAM STUDI S1 INFORMATIKA/ILMU KOMPUTER

FAKULTAS TEKNOLOGI INFORMASI

UNIVERSITAS MERDEKA PASURUAN

Identitas Mata Kuliah NAMA MK KODE MK RUMPUN MATA KULIAH BOBOT(SKS) SEMESTER Direvisi
Sistem Digital MKWPS16 3 1 2024-08-09 21:35:41
Otoritas Pengembang RPS Ketua Kelompok Keahlian Ka PRODI
Nanda Martyan Anggadimas, S.T., M.T. - Dian Ahkam Sani, S.Kom., M.Kom.
Deskripsi Mata Kuliah Deskripsi Singkat MK Mahasiswa akan mempelajari tentang teori Aljabar boolean dan implementasinya pada Rangkaian logika. Topik terdiri dari Pengenalan perkembangan sistem digital, Gerbang-gerbang dasar rangkaian logika, Sistem bilangan, Rangkaian kombinasional, Perancangan dan penyederhanaan rangkaian kombinasional menggunakan aljabar boolean dan peta K-Map, Sistem memory, Rangkaian sequensial, perancangan dan analisanya.
Capaian Pembelajaran Lulusan & Capaian Pembelajaran Mata Kuliah Capaian Pembelajaran Lulusan (CPL) PRODI
CPL03 Memiliki pengetahuan yang memadai terkait cara kerja sistem komputer dan mampu menerapkan/menggunakan berbagai algoritma/metode untuk memecahkan masalah pada suatu organisasi.
CPL03 Memiliki pengetahuan yang memadai terkait cara kerja sistem komputer dan mampu menerapkan/menggunakan berbagai algoritma/metode untuk memecahkan masalah pada suatu organisasi.
CPL03 Memiliki pengetahuan yang memadai terkait cara kerja sistem komputer dan mampu menerapkan/menggunakan berbagai algoritma/metode untuk memecahkan masalah pada suatu organisasi.
CPL03 Memiliki pengetahuan yang memadai terkait cara kerja sistem komputer dan mampu menerapkan/menggunakan berbagai algoritma/metode untuk memecahkan masalah pada suatu organisasi.
Sub Capaian Pembelajaran Mata Kuliah (Sub-CPMK) CPMK yang di dukung CPL yang di dukung
SUBCPMK03104 Mahasiswa mampu menjelaskan sistem bilangan. CPMK031 Mampu menjelaskan cara kerja sistem komputer CPL03
SUBCPMK03105 Mahasiswa mampu menjelaskan aljabar boolean dan penyederhanaan fungsi boolean CPMK031 Mampu menjelaskan cara kerja sistem komputer CPL03
SUBCPMK03106 Mahasiswa mampu menjelaskan konsep synchronous dan asynchronous Sequential Logic. CPMK031 Mampu menjelaskan cara kerja sistem komputer CPL03
SUBCPMK03107 Mahasiswa mampu menjelaskan konsep Register dan Memory. CPMK031 Mampu menjelaskan cara kerja sistem komputer CPL03
Penilaian Id Sub-CPMK Bobot per Bentuk Penilaian TOTAL BOBOT PER SUB-CPMK
Presensi Tugas Praktikum UTS UAS
Total Per Penilaian % % % % % 100%
Pustaka R. J. Tocci and N. S. Widmer, Digital Systems: principles and applications, 8th ed. New Jersey: Prentice-Hall, 2001., M. M. Mano and C. R. Kime, Logic and Computer Fundamentals, 4th ed. New Jersey: Pearson Prentice Hall, 2008., R. Sandige and M.L. Sandige, Fundamentals of Digital and Computer Design with VHDL. New York: McGraw Hill, 2012., The 8088 Microprosessor, Avtar Singh, Walter A. Trieble, Prentice Hall International Editions. 1989, Tinder, Richard F., Digital Engineering Design, Prentice-Hall International Editions, 2000.
Media Pembelajaran Software: Hardware:
VScode, CVAVR, Arduino, Proteus
Team Teaching Nanda Martyan Anggadimas, S.T., M.T.
Matakuliah Syarat -
Ambang Batas Kelulusan Mahasiswa 70
Ambang Batas Kelulusan MK 75 %


MINGGU KE- ID SUBCPMK DESKRIPSI SUB CPMK INDIKATOR KETERCAPAIAN SUB-CPMK BENTUK ASSESSMEN MATERI METODE LUAR JARINGAN (TATAP MUKA) DALAM JARINGAN (DARING)
1 Tidak ada bentuk assignment yang dipilih.